%0 Journal Article %T DISE O DE UN AMPLIFICADOR RIEL A RIEL CON TECNOLOG¨ªA CMOS 0,18 ¦Ìm DESENHO DE UM AMPLIFICADOR DO TRILHO-A-TRILHO COM TECNOLOGIA CMOS 0,18 ¦Ìm DESIGN OF A RAIL-TO-RAIL AMPLIFIER WITH 0.18 ¦Ìm TECHNOLOGY %A Diego F. Hern¨¢ndez %A Juan F. Antol¨ªnez %A Elkin Y. Pineda %A Germ¨¢n Yamhure %J Revista EIA %D 2012 %I Escuela de ingenieria de Antioquia %X En este art¨ªculo se realiza el an¨¢lisis, dise o y simulaci¨®n de un amplificador rail to rail R-R (riel a riel) a la entrada y a la salida utilizando una fuente sencilla de 3,3 V. La tecnolog¨ªa usada fue CMOS TSMC de 0,18 ¦Ìm, de bajo costo relativo para uso acad¨¦mico. El proceso de implementaci¨®n se hizo con herramientas industrial Synopsys. En el art¨ªculo se detalla la etapa de entrada R-R complementaria, se describen el circuito sumador y la etapa de salida R-R clase AB. Finalmente, se muestran el layout definitivo y los resultados de la evaluaci¨®n del dise o. Em este artigo realiza-se a an¨¢lise, desenho e simula o de um amplificador rail to rail R-R (trilho a trilho) ¨¤ entrada e ¨¤ sa¨ªda utilizando uma fonte singela de 3,3 V. A tecnologia usada foi CMOS TSMC de 0,18 ¦Ìm, de relativo baixo custo para uso acad¨ºmico. O processo de implementa o realizou-se com ferramentas industrial Synopsys. No artigo detalha-se a etapa de entrada R-R complementar, descreve-se o circuito somador e a etapa de sa¨ªda R-R classe AB. Finalmente, mostra-se o layout definitivo e os resultados da avalia o do desenho. This paper shows the full analysis, design and simulation of a 3.3 V CMOS input/output rail to rail or R-R operational amplifier using the design kit for the Synopsys tools. The technology used was CMOS TSMC 0.18¦Ìm whose cost is low for academic purposes. This paper details the complementary input stage R-R, the summing circuit and the R-R output stage class AB. At last the final layout and the results of simulation are shown. %K VLSI %K amplificador carril a carril %K CMOS %K layout %K VLSI %K amplificador operacional trilho a trilho %K CMOS %K VLSI %K rail to rail operational amplifier %K CMOS %U http://www.scielo.org.co/scielo.php?script=sci_arttext&pid=S1794-12372012000100013